La industria VLSI sigue el flujo de diseño ASIC.
El ciclo de diseño se mueve a través de las diferentes fases hasta llegar al laboratorio de fabricación y salir como un chip físico.
El flujo se divide ampliamente en dos fases:
1) Actividades de Frond End:
Las actividades de primer nivel requerían uno para conocer la comprensión completa de
Lenguaje de diseño Verilog, conceptos de diseño de sonido digital, incluido FSM
diseños basados.
– System Verilog es otro lenguaje utilizado para diseñar bancos de pruebas para verificar la funcionalidad del diseño de Verilog
– Concepto de análisis de tiempo y simulaciones de nivel de puerta y manejo de herramientas si es posible
2) Actividades de back end
– el diseño, el lugar, la ruta, la síntesis del árbol clok, entre otros, son habilidades requeridas
– También se valora más la experiencia en el manejo de herramientas.
- Soy estudiante de informática de tercer año. Tengo un año para prepararme para las ubicaciones, ¿cómo debo hacerlo?
- Cómo, un estudiante GRADUADO puede solicitar una pasantía de investigación en IIT
- Cómo encontrar y solicitar una pasantía relacionada con el campo de la ingeniería ambiental
- Cómo obtener una pasantía en CSE de tercer año con un CGPA bajo de 6.2 y poco conocimiento técnico
- ¿Qué es mejor: Houlihan Lokey (Servicios de asesoramiento financiero) o Deutsche Bank Investment Banking para una pasantía junior de verano?
Conclusión:
En mi opinión, es fácil para un ingeniero de verificación ingresar a la industria y es una profesión igualmente desafiante.
El diseño físico es otra aventura que necesita capacitación profesional para familiarizarse con las tuercas y tornillos de la EP.
Espero que esto ayude !!